Laporan Akhir 1

[menuju akhir]

 1. Jurnal [kembali]

2. Alat dan bahan [kembali]

Alat dan Bahan yang digunakan pada percobaan 1 Asyncronous Binary Counter 4 Bit dengan 4 J-K flip-flop :

Gambar 3.1 Module D'Lorenzo

 

Gambar 3.2 Jumper
  1.  Panel DL 2203D 
  2.  Panel DL 2203S
  3. Jumper

3. Rangkaian Simulasi [kembali]



Rangkaian Asyncronous Binary Counter 4 Bit

Rangkaian Asyncronous Binary Counter 4 Bit

Rangkaian Asyncronous Binary Counter 4 Bit

4. Prinsip Kerja Rangkaian [kembali]

A. Percobaan 1 Asyncronous Binary Counter 4 Bit dengan 4 J-K flip-flop 

Pada percobaan 1 menggunakan Rangkaian Asyncronous Binary Counter 4 Bit dengan 4 J-K flip-flop. Rangkaian ini berfungsi sebagai penghitung biner 4 bit menggunakan flip-flop J-K yang diatur dalam konfigurasi asynchronous. Flip-flop ini bekerja dengan prinsip bahwa setiap flip-flop menghasilkan sinyal clock bagi flip-flop berikutnya. 

  • Flip-flop pertama menerima sinyal clock eksternal dan menghasilkan keluaran yang beralih setiap kali sinyal clock berubah, menghasilkan bit LSB (Least Significant Bit). 
  • Flip-flop berikutnya akan terpicu pada transisi keluaran flip-flop sebelumnya, menghasilkan output bit kedua hingga keempat dari counter biner. 

Konfigurasi ini menyebabkan setiap flip-flop menghitung dalam pola biner, dari 0000 hingga 1111, dengan setiap bit lebih tinggi berubah setengah kali lebih lambat dari bit sebelumnya.

5. Video Percobaan [kembali]

6. Analisa [kembali]

1.Analisa apa yang terjadi pada rangkaian percobaan 1 ketika input SR nya dihubungkan ke ground ketika SR aktif low ?

2. Apa yang terjadi jika output Q bar masing" flip flop dihubungkan ke input clock flip flop selanjutnya ?

jawab :

 

7. Link Download [kembali]

Download Rangkaian [Download]

Download Video Simulasi [Download]

Datasheet JK Flip-flop 74LS112 [download]

[menuju awal]

 






Komentar

Postingan populer dari blog ini

SISTEM DIGITAL

ELEKTRONIKA

MIKROPROSESOR DAN MIKROKONTROLER