Laporan Akhir 1
1. Jurnal [kembali]
2. Alat dan bahan [kembali]
Alat dan Bahan yang digunakan pada percobaan 1 Flip-Flop :
![]() |
| Gambar 2.1 Module D'Lorenzo |
![]() |
| Gambar 2.2 Jumper |
- Panel DL 2203D
- Panel DL 2203S
- Jumper
- Clock

Clock - Logic Probe.

Logic Probe
Logic Probe digunakan untuk menunjukkan hasil output. - Switch SPDT.

Switch SPDT - VCC.

vcc
3. Rangkaian Simulasi [kembali]
4. Prinsip Kerja Rangkaian [kembali]
A. Percobaan 1 Serial In /Serial Out , Paralel In/Serial Out dan Paralel In/Paralel Out Shift register dengan kapasitas 4 bit.
Pada rangkaian percobaan 1, digunakan 4 flip flop yang dirangkai pada modul de lorenzo, dimana disusun sebagai berikut.
- Pada Flip Flop 1, kaki S dihubungkan ke B6', kaki J dihubungkan ke Q flip flop kedua, kaki K dihubungkan ke Q' flip flop kedua, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan untuk Q dihubungkan ke H7.
- Pada Flip Flop 2, kaki S dihubungkan ke B5', kaki J dihubungkan ke Q flip flop ke tiga, kaki K dihubungkan ke Q' flip flop ketiga, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H6.
- Pada Flip Flop 3, kaki S dihubungkan ke B4', kaki J dihubungkan ke Q flip flop ke empat, kaki K dihubungkan ke Q' flip flop keempat, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H5.
- Pada flip flop 4, kaki S dihubungkan ke B3', kaki J dihubungkan ke B1, kaki K dihubungkan ke B1', kaki C dihungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H4. Sedangkan untuk input dari kaki AND sendiri dihubungkan pada B2 dan clk.
Pada rangkaian, input berupa B0, B1, B2, B3, B4, B5, dan B6 akan divariasikan untuk membuktikan terjadinya pergeseran, yaitu dari kanan ke kiri. Setelah itu, dapat ditentukan jenis shift register yang didapatkan, yaitu SISO (Serial In Serial Out), SIPO (Serial In Paralel Out), PISO (Paralel In Serial Out), atau PIPO (Paralel In Paralel Out).
Setelah dilakukan percobaan, maka didaptkan hasil output pada maisng-masing kondisi pada jurnal, yaitu:
- Kondisi 1 bersifat SISO, karena inputan dan keluarannya mengalami pergeseran serta masuk dan keluar secara bergantian (satu per satu). Untuk
- Kondisi 2 bersifat SIPO, karena inputannya masuk secara bergantian (satu per satu), sedangkan untuk keluarannya keluar secara serentak.
- Kondisi 3 bersifat PISO, karena inputannya masuk secara serentak, sedangkan keluarannya keluar secara bergantiang (satu per satu).
- Kondisi 4 bersifat PIPO, karena inputan dan keluarannya masuk secara bersamaan (serentak).
5. Video Percobaan [kembali]
6. Analisa [kembali]
1. Analisa output yang dihasilkan tiap-tiap kondisi! apakah hasil yang didapatkan sudah sesuai dengan teori? jelaskan
jawab :
- Kondisi 1Pada jurnal, dengan data B3-B6 = 0, B0&B2 = 1, B1 = XBerdasarkan hasil percobaan data mengalami pergeseran. Pada saat B1 diberi logika 1 maka output pada flip-flop pertama akan hidup (logika 1) dan jika diberikan inputan 0 maka lampunya akan bergeser dari pertama dan kedua sehingga pada kondisi 1 termasuk rangkaian shift register SISO (Seriak in-Serial out) yang mana data yang diinputkan ke dalam clock satu persatu dan outputnya juga akan keluar satu persatu.
- Kondisi 2Pada jurnal, dengan data B3-B6 = 0, B0 = 1 B2 = down, B1 = XBerdasarkan hasil percobaan data diinputkan satu persatu, ketika B2 di switch dari 1 ke 0 sehingga sata akan keluar secara bersamaan. Rangkaain kondisi 2 merupakan rangkaian shift register SIPO (Serial in- Paralel out).
- Kondisi 3Pada jurnal, dengan data B3-B6 = X, B0&B2 = 1, B1 = 0Berdasarkan hasil percobaan dapat dilihat dimana B3, B4, B5, B6 merupakan inputanya dan data diinputkan bersamaan dan output data akan keluar satu-satu, sehingga rangkian ini merupakan rangkaian shift register PISO (Paralel in - Serial Out).
- Kondisi 4Pada jurnal, dengan data B3-B6 = X, B0 = 1 B2&B1 = 0Berdasarkan hasil percobaan ketika data diinputkan bersamaan (B3,B4, B5, B6 logika 1) maka dapat dilihat keempat lampunya hidup. Lalu ketika diberikan logika 0 kembali maka data tersebut langsung keluar/terkirimkan. Maka ini merupakan prinsip dari PIPO (paralel in-paralel out) yang mana masukan inputnya akan masuk secara bersamaan dalam satu waktu dan keluarannya akan keluar secara bersamaan.
jawab :
Pengaruh Gerbang AND pada rangkaian yaitu kika tidak menggunakan gerbang AND atau clock langsung dihubungkan ke flip-flop, input yang diberikan akan tetap berubah-ubah tergantung clock. Tapi, jika tanpa gerbang AND maka output yang dihasilkan akan sulit untuk ditentukan sifatnya, (apakah serial out atau paralel out) karena jika gerbang AND dihapus, maka clocknya akan berubah-ubah dengan sangat cepat, sehingga outputnya akan terlihat tetap.
Gerbang AND berpengaruh pada output yang dihasilkan. Apabila gerbang AND dibari inputan 0, maka pada clock akan menghasilkan output berupa paralel out karena outputnya hanya 0 saja. Tetapi apabila gerbang AND diberi inputan 1, maka output yang dihasilkan berupa serial out, karena kemungkinan outputnya berubah-ubah bisa 1 ke 0 atau 0 ke 1.
Gerbang AND berfungsi menentukan sifat dari outputnya sehingga data yang dihasilkan akurat.
7. Link Download [kembali]




Komentar
Posting Komentar