Tugas Pendahuluan 2
Percobaan 3 - Kondisi 7 :
Buatlah rangkaian seperti pada gambar pada percobaan 3b dan ganti probe menjadi seven segment :
2. Gambar Rangkaian Simulasi[Kembali]
![]() |
| Rangkaian Percobaan 3 - Kondisi 7 |
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian Percobaan 3 kondisi 7 menggunakan 8 buat saklar SW-SPDT yang dihubungkan ke kaki kaki IC sebagai inputan, terdapat dua buah gerbang OR, dan satu buah inputan clock, pada percobaan ini digunakan dua buah tipe IC yaitu IC 74193 dan IC 74192, selanjutnya pada bagian output digunakan seven segment sebagai indikator.
Pada percobaan ini tiap-tiap IC memiliki 4 inputan, yaitu; D0, D1, D2, dan D3. Untuk menghasilkan perubahan output pada kaki D perlu diaktifkannya kaki PL atau Paralel Loud yang merupakan active low, maka kaki Pl harus diberikan logika 0 agar bisa aktif, jika kaki PL tidak aktif atau berogika 1, maka output yang dihasilkan hanya akan dpengaruhi oleh inputan dari clock.
Jika ingin melakukan perhitungan atau counter pada salah satu dari kaki UP atau DN harus aktif. jika keduanya terhubung dengan sinyal clock maka tidak akan terjadi counter. Jika kaki UP yang aktif maka akan menghasilkan counter UP, dimana perhitungan akan dilakukan secara increase atau bertambah dari yang nilainya kecil ke yang nilainya besar. Sebaliknya jika kaki DN yang aktif maka akan menghasilkan counter DOWN, dimana perhitunganya akan decrease, atau berkurang dari yang nilainya tinggi ke yang nilainya rendah.
Pada rangkaian ini kaki UP yang aktif mendapat sinyal clock, sehingga counternya merupakan counter UP, dapat dilihat pada outputnya nilainya itu akan bertambah,
Perbedaan antara kedua IC ini adalah nilai mksimum perhitungannya, dimana :
- IC 74193 merupakan IC dengan perhitungan Hexadecimal dengan nilai maksimuk F, dan untuk
- IC 74192 merupakan IC dengan perhitungan decimal dengan nilai maksimum 9.
Pada kaki ouput terdapat
- Q0, Q1, Q2, dan Q3. Q0 merupakan LSB atau Least Significant Bit atau bit yang pengaruhnya paling kecil, sedangkan
- Q merupakan MSB atau Most Significant Bit, merupakan bit dengan pengaruh paling besar.
- kaki TCU dan TCD, yang dapat dignakan ada counter syncronus yang bisa dihubungkan dengan IC lainnya.
- kaki MR atau Master Riset, yang jika diaktifkan akan mereset, dan nilai utputya akan menjadi 0.
5. Download File[Kembali]
- Download Simulasi Rangkaian disini
- Download Video Praktikum disini
- Download Datasheet IC 74193 disini
- Download Datasheet IC 74192 disini

Komentar
Posting Komentar