Tugas Pendahuluan 2
Percobaan 2 - Kondisi 24 :
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input :
- B0 = 0
- B1 = clock
- B2 = 1
2. Gambar Rangkaian Simulasi[Kembali]
![]() |
| Rangkaian Percobaan 2 - Kondisi 24 |
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian percobaan 2 kondisi 24, menggunakan jenis JK flip-flop
Pada rangkaian T Flip-flop itu menggunakan JK flip-flop, T flip-flop itu sendiri merupakan rangkaian flip-flop yang telah dibuat dengan menggunakan J-K Flip-flop yang kedua inputannya dihubungkan menjadi satu. Jika input T nya aktif dan dipengaruhi oleh clock maka outputnya akan berubah dan jika T tidak aktif walaupun dipengaruhi oleh clock maka outputnya tidak berubah.
Sehingga pada T flip-flop, pada rangkaian dapat dilihat kaki High SPDT terhubung ke Vcc dan kaki Low SPDT terhubung ke Ground. Input JK flip-flop terdiri dari J,K, dan CLK yang sama-sama terhubung ke Vcc. Jika J dan K berlogika 1 maka akan terjadi kondisi toggle yang mana output pada JK flip-flop (Q) selalu berubah ubah. CLK di sini merupakan aktif low sehingga nanti input berupa sinyal clock terbalik. Pada B0 switch diberi logika 0 dan diteruskan ke kaki input R (Reset) yang aktif low sehingga inputnya berlogika 1. Sedangkan pada B2 switchnya diberi logika 1 dan diteruskan ke kaki input S (Set) yang mana aktif low sehingga inputnya akan berlogika 0. Sehingga output yang terbaca pada H6 dan H7 adalah Logika 0 dan logika 1. Dalam keadaan ini rangkaian T flip-flop dalam kondisi Reset. Hal ini sesuai dengan tabel kebenaran dari T flip-flop
![]() |
| T flip-flop |
5. Download File[Kembali]
- Download Simulasi Rangkaian disini
- Download Video Praktikum disin
- Download Datasheet IC 74LS112 disini
- Download datasheet Switch disini


Komentar
Posting Komentar